Цифровые вычислительные средства оборудования самолетов
  • 24.08.2017
    Индуктивные компоненты

    Плоскостной транзистор имеет 3 важных особенности. Во-первых, малый ток затвора, или входной ток, являющийся током утечки смещенного в обратном направлении диода затвор — канал. Читать полностью  Читать полностью →

  • 21.08.2017
    Полевые транзисторы

    Несмотря на кажущуюся простоту, изготовление плоскостных полевых транзисторов, особенно в интегральных структурах вместе с обычными транзисторами, требует большого числа производственных этапов и приводит к дорогим и сложным структурам, как, например,... 
    Читать полностью

  • 18.06.2015
    Изоляция от подложки

    Как и в случае тонкопленочных резисторов, производство интегральных схем, содержащих полупроводниковые активные элементы и тонкопленочные конденсаторы, требует большего числа производственных этапов и более дорого. Читать полностью  Читать полностью →

Цифровые и линейные интегральные схемы

Цифровые и линейные интегральные схемыРассмотрим сначала цифровые интегральные схемы, используемые в ЦВМ. Цифровые схемы чаще всего используются в цепях логических клапанов, которые обрабатывают и передают информацию между триггерами регистров, осуществляющих ее промежуточное хранение. Во всех системах, использующих цифровые интегральные схемы, информация имеет двоичный вид и представляется двумя уровнями напряжения: уровнем логического О и уровнем логической 1. Будем считать, что уровню логического О соответствует низкий, а уровню логической 1 — высокий уровень напряжения.

В реальной цепи логических клапанов всегда имеется задержка передачи информации.

В результате того, что длительность задержки неодинакова в разных логических цепях, сигналы будут приходить на входы клапанов неодновременно, вызывая появление выбросов выходного напряжения логических клапанов на фронтах входных сигналов. Таким образом, по цепи логических клапанов будут проходить также и ложные сигналы (выбросы), что может привести к неправильному приему информации в запоминающем триггере, если период синхронизации не будет соответствующим образом увеличен так, чтобы в момент прихода стробирующего сигнала все переходные процессы в логической цепи закончились.

Читайте так же:

Комментарии запрещены.