Цифровые интегральные схемы

Цифровые интегральные схемыСхема SN340 низкоуровневого переключателя, в котором применяется инверсное включение выходного транзистора, срабатывает за время 0,9 мксек, подключая к усилителю считывания нужную магнитную головку считывания. Линейная интегральная схема SN342 предусилителя считывания, осуществляющая усиление считываемого сигнала с амплитудой от 100 до 400 мв, имеет полосу пропускания от постоянного тока до 320 кгц, входной импеданс 20 ком и выходной импеданс 250 ом. Схема допускает регулировку усиления по напряжению в диапазоне от 12 до 30 дб путем перемыкания выведенных из интегральной схемы отводов нагрузочного резистора усилителя. Схема SN336 детектора уровня позволяет осуществлять точное стробирование считываемых из запоминающего устройства сигналов после их усиления схемой предусилителя считывания.

Задержка распространения в схеме детектора уровня составляет 0,25 мксек.

Две цифровые интегральные схемы используются для ввода и вывода информации и представляют собой несколько видоизмененные схемы диодно-транзисторной логики.

Двойной клапан ввода SN343 состоит из двух независимых инвертирующих буферных импульсных усилителей, которые могут работать от входных сигналов, имеющих положительный уровень напряжения до +20 в и отрицательный уровень напряжения до -30 в. Двойной возбудитель вывода SN346 содержит два независимых импульсных усилителя, имеющих выходной каскад на транзисторах типа р-п-р и п-р-п. Благодаря этому время нарастания и время спада выходного сигнала между уровнями +6 в и-12 в равняются 1 мксек при нагрузке 2 ком, шунтированной емкостью 1000 пф. Без емкости они равны 0,2 мксек.